
우리 대학이 25일 '시스템반도체설계 실무인력양성과정' 1기 수료식을 개최했다.
KAIST IDEC 동탄 교육장에서 열린 '시스템반도체설계 실무인력양성과정' 1기 수료식에서는 우리 대학 개교 이래 첫 마이크로디그리가 수여됐다.
'시스템반도체설계 실무인력양성과정'은 KAIST 반도체설계교육센터(소장 박인철, IDEC)가 지난 8월 개설했다. 산업 현장에 투입할 수 있는 실무 인력 양성을 목표로 아날로그 트랙 40명, 디지털 칩 설계 특화 트랙 40명 등 총 80명을 선발해 16주 동안 반도체 설계 전문 교육을 진행했다.
1기 교육생 중 교육과정의 85% 이상을 출석하고 과목별 평가에 통과한 62명이 정규 학위와 구분되는 별개의 미니 학위인 마이크로디그리와 IDEC 수료증을 받았다.
첫 마이크로디그리의 주인공이 된 김유연 씨(25, 경희대 전자공학과 졸업)는 "실습 문제를 해결하기 위해 머리를 맞대준 강사진과 진로에 대한 고민을 함께 나눠준 동기들 덕분에 첫 번째라서 더 뜻깊은 KAIST의 마이크로디그리를 받게 되어 기쁘다"라고 소감을 밝혔다.
이어, 김 씨는 "다양한 소프트웨어(EDA tool)가 지원된 덕분에 실무 현장과 가장 유사한 환경에서 칩 설계 과정을 경험할 수 있었다"라고 교육 과정을 평가했다.
김 씨는 수료식 이후 반도체 설계 전문 팹리스(Fabless : 반도체를 직접 생산하지 않고, 설계 및 기술 개발만 하는 기업) 스타트업에 입사할 예정이다. 교육생들을 대상으로 열린 협력 기업의 잡페어(Job fair)에 참가해 취업까지 연계됐다.
KAIST IDEC에서는 제2기 교육생 선발을 진행하고 있으며, 총 80명 선발에 530명이 지원해 약 7대 1의 높은 경쟁률을 기록했다. FPGA(Field Programmable Gate Array: 용도에 맞게 회로를 다시 새겨넣을 수 있는 비메모리 반도체) 특화 과정 및 아날로그 칩 설계 특화 과정의 교육을 운영할 계획이다.
박인철 KAIST IDEC 소장은 25일 열린 수료식에서 "배움에 대한 열정과 노력으로 교육과정을 이수한 수강생들의 수료를 축하한다"라며 "본 프로그램에서 배운 지식과 경험을 바탕으로 반도체 산업 발전의 선도적인 역할을 다해 줄 것"을 당부했다.
25일 열린 수료식에는 이광형 총장이 참석해 수료생들에게 마이크로디그리를 수여하고 격려했다.
우리 대학 반도체설계교육센터(IDEC, 소장 박인철)가 주최한 ‘제1회 시스템반도체 설계 챌린지 대회’가 지난 23일 KAIST 학술문화관 정근모 홀에서 성황리에 개최됐다. 이번 대회는 IDEC이 전국 단위로 처음 개최한 반도체 설계 경진대회로, 전국 6개 지역 캠퍼스(경북대, 광운대, 부산대, 전남대, 충북대, 한양대)에서 진행된 예선을 통과한 17개 팀이 본선에 진출해 실력을 겨뤘다. IDEC은 그동안 지역 캠퍼스를 중심으로 시스템반도체 및 SoC(System on Chip) 설계 전문 인력 양성과 지역 교육 인프라 구축에 핵심적인 역할을 수행해 왔다. 이번 대회는 6개 지역 캠퍼스에서 개별적으로 운영되던 경진대회를 하나의 전국 대회로 통합 개최했다는 점에서 의미가 크다. 특히 지역 교육 활성화는 물론, 전국 단위의 잠재 인재 발굴을 위한 국가적 플랫폼으로서 IDEC의 역할을 강화하는 계기가 됐다. 올해 9월부터 11월까지 약 3개월간 진행된 예선
2025-12-24“케이던스 사의 통 큰 기부에 감사드리며, 대한민국 AI 인재 100만 명 양성이라는 원대한 목표 달성과 세상을 혁신할 반도체 연구 실현에 앞장서겠습니다”(이광형 총장) 우리 대학은 미국 소프트웨어 기업인 케이던스 디자인 시스템즈 코리아(Cadence Design Systems, 이하 케이던스)가 반도체 설계 특화 장비인 ‘케이던스 팔라디움 제트원(Cadence Palladium Z1)’*을 우리 대학에 기증한다고 밝혔다. *팔라디움 제트원: 반도체 설계 검증을 위한 초고성능 에뮬레이터 장비로, 하드웨어-소프트웨어 검증 및 디버깅 작업을 1개의 랙 당 5.76억 게이트까지 대용량으로 구현 가능함. 동 장비를 통해 SoC(System On Chip) 개발 단계에서 설계 검증을 더 원활히 수행할 수 있음. 케이던스는 1995년 반도체설계교육센터(IDEC) 설립 이후 우리 대학에 EDA(Electronic Design Automati
2024-12-17우리 대학이 삼성전자와 ‘130nm BCDMOS 공정 지원' 협약을 23일 오후 체결한다. 삼성전자가 반도체 설계 전문 인재 양성을 위해 지원하는 BCDMOS(복합고전압소자: Bipolar-CMOS-DMOS)*는 고전압과 고속 동작이 필요한 전력 관리 응용 분야에 적합한 공정이다. 이번 협약을 바탕으로 130nm(나노미터) BCDMOS 8인치 공정을 올해 하반기부터 도입해 국내 반도체 전공 석·박사 과정 학생에게 칩 제작 기회를 제공한다. 이를 위해, 우리 대학 반도체설계교육센터(소장 박인철, IC Design Education Center 이하 IDEC)는 130nm BCDMOS 공정을 위한 설계 전자설계자동화툴(EDA Tool)과 기술 지원 환경을 마련했다. IDEC은 삼성전자와 협력해 2021년부터 28nm 로직** 공정 칩 제작 기회를 학생들에게 제공하고 있으며, 지난해 28nm FD-SOI***공정 지원도 추가했다. 올해 제공된
2024-07-24우리 대학이 반도체 인재 양성을 위한 지원을 확대하기 위해 삼성전자와 '시스템반도체(28나노 FD-SOI* MPW**) 추가 제작 지원' 협약식을 21일 오후 개최했다. * FD-SOI(Fully Depleted-Silicon on Insulator 완전 공핍형 실리콘 온 인슐레이터): 모바일 기기, 사물인터넷(IoT) 장치, 웨어러블 디바이스 등의 저전력 및 무선 통신 시스템 분야의 설계에 적합한 반도체 칩 ** MPW(Multi-Project Wafer): 한 장의 원판(wafer)에 다양한 종류의 반도체를 찍어내는 방식우리 대학은 반도체설계교육센터(소장 박인철, IC Design Education Center 이하 IDEC)가 주도해 산업통상자원부가 지원하는 '차세대 시스템반도체 설계 전문인력 양성 사업'을 2021년부터 수행하고 있다. 5년간 총 170억 원의 정부 지원금을 투입해 전국 대학의 석·박사급 학생들을 대상으로 반도체 칩 설계부터 제작에 이르는
2023-06-21우리 대학은 지난 10개월간 KAIST 내 미래정부리더십센터에서 중앙부처 과장급 공무원중 공개경쟁을 통해 선발한 우수한 공무원 15명 교육을 위해서 KAIST 전일제 과학기술교육과정인 ‘미래과학기술정책과정(FSTP)’을 신설하여 총1,365시간동안 104개 주제학습의 첨단 과학기술 교육을 실시하였다. 동 과정의 교육생은 매주7시간씩 43주간 글로벌 첨단과학기술교육을 받았는데, 미래전략, 미래기술, 글로벌혁신, 지식재산 및 일자리 창출, 국정철학 및 리더십 등 5개 대주제 학습을 토대로 문술미래전략대학원 등 28개 학과 및 연구소 소속 85명 KAIST 교수, 외부 전문가 13명 도합 98명으로 구성된 강사진으로부터 미래전략 등 104개 주제학습을 수강하였다. 또한, 대덕연구단지내 한국전자통신연구원 등 12개 연구기관의 연구소를 견학을 하였는데, 이를 통해 각 연구기관의 현황, 애로사항을 청취함으로 향후 정책 수행에 반영함으로 민관이 서로 소통 하는 좋
2023-03-07