< (왼쪽부터) 전기및전자공학부 김상현 교수, 박주혁 박사과정, 금대명 박사, 백우진 박사과정 >
우리 대학 전기및전자공학부 김상현 교수 연구팀이 *모놀리식 3차원 집적의 장점을 활용한 1,600PPI*에 상응하는 마이크로LED 디스플레이를 구현하는 데 성공했다고 29일 밝혔다. 1,600 PPI는 초고해상도 증강현실(AR)/가상현실(VR) 디스플레이에 적용 가능한 해상도로써 2020년 출시된 오큘러스(Oculus) 社(現 메타(Meta))의 메타 퀘스트 2(Meta quest 2, 442 PPI)의 3.6배에 해당하는 디스플레이 해상도다.
☞ 모놀리식 3차원 집적: 하부 소자 공정 후, 상부의 박막층을 형성하고 상부 소자 공정을 순차적으로 진행함으로써 상하부 소자 간의 정렬도를 극대화할 수 있는 기술로 궁극적 3차원 집적 기술로 불린다.
☞ PPI: Pixel per Inch. 디스플레이에서 1인치에 포함되는 픽셀의 갯수
전기및전자공학부 박주혁 박사과정과 금대명 박사가 제1 저자로 주도하고 백우진 박사과정과 대만의 제스퍼 디스플레이(Jasper Display)의 존슨 쉬(Johnson Shieh) 박사와 협업으로 진행한 이번 연구는 반도체 올림픽이라 불리는 하와이 호놀롤루에서 열린 `VLSI 기술 & 회로 심포지엄 (2022 IEEE Symposium on VLSI Technology & Circuits)'에서 지난 6월 16일에 발표됐다. (논문명 : Monolithic 3D sequential integration realizing 1600-PPI red micro-LED display on Si CMOS driver IC)
VLSI 기술 심포지엄은 국제전자소자학회(International Electron Device Meetings, IEDM)와 더불어 대학 논문의 채택 비율이 25%가 되지 않는 저명한 반도체 소자 분야 최고 권위 학회다.
최근 디스플레이 분야는 각종 TV, 모니터 및 모바일 기기뿐만 아니라 스마트 워치, 스마트 글라스 등의 웨어러블 디바이스까지 그 응용처가 크게 확장됐다. 이처럼 디스플레이의 활용이 점차 다양화되고 고도화됨에 따라 요구되는 픽셀의 크기가 점점 작아지고 있는데, 특히 증강현실(AR)/가상현실(VR) 스마트 글라스 등과 같이 사람의 눈과 매우 가까운 거리를 유지하는 디스플레이의 경우 *픽셀화가 없는 완벽한 이미지의 구현을 위해서는 4K 이상의 고해상도가 요구된다.
☞ 픽셀화(Pixelation): 컴퓨터 그래픽에서 비트맵을 구성하는 작은 단색 정사각형 디스플레이 요소인 개별 픽셀이 보이는 현상.
앞서 언급한 초고해상도 디스플레이를 구현하기 위한 차세대 디스플레이 소자로서 무기물 기반의 인듐갈륨나이트라이드/갈륨나이트라이드(InGaN/GaN), 혹은 알루미늄 갈륨 인듐 인화물/갈륨 인듐 인화물(AlGaInP/GaInP)로 대표되는 3-5(III-V)족 화합물 반도체를 활용한 마이크로 LED 소자가 핵심 소재 및 부품으로써 주목받고 있다. 마이크로 LED는 현재 TV, 모바일 기기에 많이 사용되고 있는 OLED, LCD 디스플레이에 비해 높은 휘도와 명암비, 긴 픽셀 수명 등의 장점이 있어 차세대 디스플레이 소자로서 장점이 뚜렷하다.
☞ III-V 화합물 반도체: 주기율표 III족 원소와 V족 원소가 화합물을 이루고 있는 반도체로 전하 수송 특성 및 광 특성이 매우 우수한 소재.
하지만 무기물 기반 마이크로 LED를 활용해 디스플레이를 제작하기 위해서는 적색, 청색, 녹색의 각 색상의 픽셀을 각각의 기판에서 분리해 디스플레이 패널로 옮기는 패키징 작업이 필수적이다.
기존에 사용돼온 픽앤플레이스(Pick-and-place) 방법은 각각의 픽셀을 일일이 기계적으로 옮겨서 디스플레이 패널에 결합하는 방법으로 픽셀의 크기가 수십 마이크로미터 미만 수준으로 작아지게 되면 기계적인 정렬 정밀도가 저하되고 전사 수율이 감소해 초고해상도 디스플레이에는 적용이 어려울 것이라는 평가를 받고 있다.
< 그림 1. 이번 연구에서 제작한 Si CMOS 기판상 적색 발광 다이오드 단면 주사현미경 이미지 >
연구팀은 이러한 문제의 해결을 위해 디스플레이 구동용 규소 상보적 금속산화물 반도체(이하 Si CMOS) 회로 기판 위에 적색 발광용 LED를 모놀리식 3차원 집적하는 방식을 적용했다. 위 방식은 Si CMOS 회로 위에 마이크로 LED 필름층을 먼저 웨이퍼 본딩을 통해 전사한 뒤, 포토리소그래피 공정으로 픽셀을 구현하는 방법으로, 기계적 픽셀 전사 공정이 제외된다. 이후 연구팀은 Si CMOS 회로상에서 상단에서 하단 방향으로(Top-down) 연속적인 반도체 공정 과정을 통해 고해상도 디스플레이 데모에 성공했다.
이 과정에서 연구팀은 조명용으로 활용돼왔던 무기물 기반 LED 반도체가 아닌 디스플레이용 LED 반도체층을 설계해 발광을 위한 활성층의 두께를 기존의 1/3로 감소시켜, 픽셀 형성에 필요한 식각 공정의 난도를 크게 낮추어 이번 연구성과를 얻어냈다.
또한, 연구팀은 하부 디스플레이 구동 회로의 성능 저하 방지를 위해 350oC 이하에서 상부 III-V 소자를 집적하는 웨이퍼 본딩 등의 초저온 공정을 활용해 상부 소자 집적 후에도 하부 드라이버 IC(Driver IC)의 성능을 그대로 유지할 수 있었다.
이번 연구 결과는 적색 마이크로 LED를 3차원 적층 방식으로 집적해 세계적인 수준의 해상도인 1,600 PPI 구현에 성공한 연구로서 연구에서 활용된 모놀리식 3차원 집적에 관한 연구 결과는 차세대 초고해상도 디스플레이 구현을 위한 좋은 가이드가 될 것으로 예상된다.
< 그림 2. 모놀리식 3차원 적층형 마이크로 디스플레이의 구동 이미지 >
김상현 교수는 "향후 유사 공정을 확대 적용해 적색, 녹색, 청색이 모두 포함된 풀 컬러 디스플레이 제작도 가능할 것으로 생각한다ˮ라고 말했다.
한편 이번 연구는 삼성 미래기술육성센터의 지원을 받아 수행했다.
디지털화된 현대인 생활 속에는 웨어러블, 롤러블 디스플레이 등 다양한 형태의 미래 디스플레이가 요구되는데 특히 증강현실 및 가상현실을 위한 스마트 글라스 등 디바이스의 경우에 완벽하게 유저들을 몰입시키는데 요구되는 4K 이상의 해상도가 필요하다. 하지만 디바이스에 요구되는 작은 소비전력 및 제한된 면적에 많은 픽셀을 구현해야 하는 기술적 한계에 봉착하여 완벽하게 구현되지 못하고 있는 실정이다. 우리 대학 전기및전자공학부 김상현 교수 연구팀이 소자의 크기가 마이크로미터(μm, 백만분의 1미터) 정도의 크기를 갖는 마이크로 LED의 소형화될 때 소자 효율이 저하되는 현상을 재규명하고 이를 에피택시 구조 변경으로 근본적인 해결이 가능함을 제시했다고 22일 밝혔다. 에피택시 기술이란 마이크로 LED로 사용되고 있는 초순수 규소 (Silicon) 혹은 사파이어 (Sapphire) 기판을 매개체로 삼아 그 위에 발광체로 쓰이는 질화갈륨 결정체를 쌓아 올리는 공정을 말한다.
2023-03-22초고해상도 디스플레이는 가상 현실(VR), 증강 현실(AR), 스마트 워치 등의 차세대 전자제품 개발에 필수적인 요소로, 헤드 마운트 디스플레이 방식 뿐 아니라 스마트 글라스, 스마트 렌즈 등에도 적용이 가능하다. 이번 연구를 통해 개발된 기술은 이러한 차세대 초고해상도 디스플레이나 다양한 초소형 광전자 소자를 만드는 데 활용될 수 있을 것으로 기대된다. 우리 대학 물리학과 조용훈 교수 연구팀이 집속 이온 빔을 이용하여 평균 머리카락 굵기(약 100 마이크론)의 100분의 1보다도 작은 0.5 마이크론 스케일의 픽셀을 구현할 수 있는 초고해상도 발광 다이오드 (LED) 디스플레이 핵심 기술을 개발했다고 22일 밝혔다. 현재 초고해상도 LED 디스플레이의 픽셀화는 보통 픽셀 주변의 영역을 물리적으로 깎아내는 식각 방법을 사용하는데, 주변에 여러 결함이 발생하여 픽셀이 작아질수록 누설전류가 증가하고 발광 효율이 떨어지는 부작용이 있다. 또한 픽셀화를 위한 패터닝 및 누설전류를
2023-02-22우리 대학 전기및전자공학부 김상현 교수 연구팀이 *모놀리식 3차원 집적의 장점을 활용해 기존 양자 컴퓨팅 시스템의 대규모 큐비트 구현의 한계를 극복하는 3차원 집적된 화합물 반도체 해독 소자 집적 기술을 개발했다고 24일 밝혔다. ‘모놀리식 3차원 집적 초고속 소자’ 연구 (2021년 VLSI 발표, 2021년 IEDM 발표, 2022년 ACS Nano 게재)를 활발하게 진행해 온 연구팀은 양자컴퓨터 판독/해독 소자를 3차원으로 집적할 수 있음을 처음으로 보였다. ☞ 모놀리식 3차원 집적: 반도체 하부 소자 공정 후, 상부의 박막층을 형성하고 상부 소자 공정을 순차적으로 진행함으로써 상하부 소자 간의 정렬도를 극대화할 수 있는 기술로 궁극적 3차원 반도체 집적 기술로 불린다. 우리 대학 전기및전자공학부 김상현 교수 연구팀의 정재용 박사과정이 제1 저자로 주도하고 한국나노기술원 김종민 박사, 한국기초과학지원연구원 박승영 박사 연구팀과의 협업으로 진행한
2022-06-24우리 대학 전기및전자공학부 김상현 교수가 7월 7일부터 9일까지 일산 킨텍스에서 열린 제19회 국제나노기술 심포지엄 및 나노융합대전 (이하 나노코리아 2021)에서 연구혁신부문 과학기술정보통신부 장관상을 수상했다. 김상현 교수는 모놀리식 3차원 집적 기술 및 그를 이용한 반도체 소자 분야에서 탁월한 연구성과를 거두고 있다. 지난 수년간 III-V족 화합물 반도체 및 Ge의 3차원 집적 공정 방식을 제시 및 개발하였으며 이를 활용한 다양한 소자 연구 분야를 선도하고 있다. 특히, 최근에는 Si CMOS 회로 위에 III-V 고성능 RF소자를 모놀리식 3차원 집적하여 세계 최고 수준의 RF 특성을 확보하였고 향후 통신소자 및 양자 컴퓨팅용 readout 회로에서의 응용 가능성을 제시하였다. 또한 비교적 큰 사이즈의 소자에서도 최첨단 Si CMOS의 RF를 능가할 수 있다는 점에서 새로운 형태의 칩제작 가능성을 보여주었다고 할 수 있다. 현재, 김상현 교수는 모놀리식 3
2021-07-26우리 대학 전기및전자공학부 김상현 교수 연구팀이 *모놀리식 3차원 집적의 장점을 극대화해 기존의 통신 소자의 단점을 극복하는 화합물 반도체 소자 집적 기술을 개발했다고 14일 밝혔다. ☞ 모놀리식 3차원 집적: 하부 소자 공정 후, 상부의 박막층을 형성하고 상부 소자 공정을 순차적으로 진행함으로써 상하부 소자 간의 정렬도를 극대화할 수 있는 기술로 궁극적 3차원 집적 기술로 불린다. 우리 대학 전기및전자공학부 정재용 박사과정이 제1 저자로 주도하고 한국나노기술원 김종민 박사, 광주과학기술원 장재형 교수 연구팀과의 협업으로 진행한 이번 연구는 반도체 올림픽이라 불리는 ‘VLSI 기술 심포지엄(Symposium on VLSI Technology)’에서 발표됐다. (논문명 : High-performance InGaAs-On-Insulator HEMTs on Si CMOS for Substrate Coupling Noise-free Monolithic 3D M
2021-06-14